看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的TCP/IP卸载引擎的设计与实现 收藏
基于FPGA的TCP/IP卸载引擎的设计与实现

基于FPGA的TCP/IP卸载引擎的设计与实现

作     者:任芸莉 刘冬培 韩国栋 REN Yunli;LIU Dongpei;HAN Guodong

作者机构:信息工程大学河南郑州450001 

基  金:国家核高基重大专项资助项目(2017ZX01030301) 

出 版 物:《信息工程大学学报》 (Journal of Information Engineering University)

年 卷 期:2022年第23卷第6期

页      码:705-710页

摘      要:在金融交易领域,基于传统通用CPU架构的大量数据传输会给CPU造成严重负担,并且不能满足低延迟传输的交易要求,TOE技术的出现很好的解决了这个问题,设计了一种基于FPGA的TOE,采用数据流与控制流分开的策略以降低设计复杂度,实现了TCP协议的基本建链拆链功能以及支持乱序重排、多连接管理等功能。实验结果表明,该设计方案对延迟和CPU占用率等性能上有较大提升。

主 题 词:TOE技术 TCP/IP协议 卸载 低延迟 

学科分类:12[管理学] 1201[管理学-管理科学与工程类] 08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1671-0673.2022.06.009

馆 藏 号:203118522...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分