看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种高性能小数级联型锁相环电路 收藏
一种高性能小数级联型锁相环电路

一种高性能小数级联型锁相环电路

作     者:滕海林 孟煦 王晓蕾 TENG Hailin;MENG Xu;WANG Xiaolei

作者机构:合肥工业大学微电子设计研究所教育部IC设计网上合作研发中心合肥230601 

基  金:国家自然科学基金资助项目(61704043) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2022年第52卷第6期

页      码:967-973页

摘      要:提出了一种低抖动、高频率分辨率、快速锁定的小数级联型锁相环。采用倍乘型延迟锁定环和基于和差调制器(DSM)的相位选择器实现小数倍频,并通过级联一个高带宽的整数型锁相环抬升频率且实现对DSM量化噪声的进一步滤除。基于TSMC 65 nm CMOS工艺,面积为0.27 mm^(2),输出频率为1.064~1.936 GHz。通过电路仿真输入100 MHz参考频率,PLL的1.872 GHz输出频率在300 ns以内完成锁定,1.2 V电源电压下整体功耗为8.6 mW。此时频率分辨率约1 kHz,1 kHz~100 MHz的积分范围内均方根抖动为1.32 ps。

主 题 词:级联型锁相环 低抖动 高频率分辨率 快速锁定 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.13911/j.cnki.1004-3365.210436

馆 藏 号:203118554...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分