看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种集成于OrCAD Capture CIS的SIP原理图规则检查错误... 收藏
一种集成于OrCAD Capture CIS的SIP原理图规则检查错误反标工具

一种集成于OrCAD Capture CIS的SIP原理图规则检查错误反标工具

作     者:郑利华 锡瑞杰 李鑫鹏 付方发 王启昂 王进祥 ZHENG LiHua;XI Ruijie;LI Xinpeng;FU Fangfa;WANG Qiang;WANG Jinxiang

作者机构:中国电子科技集团公司第五十八研究所江苏无锡214072 哈尔滨工业大学黑龙江哈尔滨150001 

基  金:国家自然基金资助项目(U2032209) 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2023年第40卷第3期

页      码:132-138页

摘      要:系统级封装(System in Packet,SiP)技术将多个子系统集成在一个封装内,具有组装方式灵活、研发周期短等优势,在电子设备小型化的进程中具有广阔的发展前景.在SiP的设计流程中,原理图设计是否正确往往决定了整体设计的成败.然而,原理图设计中出现的连接性错误通常需要工程人员花费大量时间进行查找对比,从而确定错误的位置.为了提高原理图连接性错误检查的效率,提出了一种应用于SiP系统级封装原理图设计阶段的连接性规则检查错误反标工具,由工具命令语言(Tool Command Language,TCL)开发.该工具以插件形式集成于OrCAD Capture CIS X具中,可以配合已有的原理图规则检查工具,使用户可以通过图形界面获取并分析规则检查工具生成的有效错误信息,并将错误信息清晰直观的反标于原理图的相应位置.通过对由26页原理图组成的测试系统进行错误反标测试,该工具可以在数秒内将原理图中的连接性错误信息反标在原理图的对应位置,使设计人员可以快速定位错误的位置,有效的提高了原理图设计阶段连接性检查的效率.

主 题 词:SiP EDA工具 错误检查 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.19304/J.ISSN1000-7180.2022.0326

馆 藏 号:203120982...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分