看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高速并行数字调制信号的产生与实现 收藏
高速并行数字调制信号的产生与实现

高速并行数字调制信号的产生与实现

作     者:李浩 王厚军 肖磊 王志刚 李涛 Li Hao;Wang Houjun;Xiao Lei;Wang Zhigang;Li Tao

作者机构:电子科技大学自动化工程学院成都611731 中国电子科技集团公司航空电子信息系统技术重点实验室成都610036 山西省检验检测中心(山西省标准计量技术研究院)太原030000 

基  金:中国博士后面上基金(2021M700707) 四川省自然科学基金(2022NSFSC0905)项目资助 

出 版 物:《仪器仪表学报》 (Chinese Journal of Scientific Instrument)

年 卷 期:2023年第44卷第2期

页      码:110-118页

摘      要:数字调制技术是高速通信传输系统的关键技术之一。本文提出了一种全并行的高速数字调制信号产生架构,该架构可以在现场可编程门阵列(FPGA)硬件平台中通过算法级的流水线实现。通过理论分析与推导,并行频域成型滤波器中的DFT/IDFT可以由低复杂度的两个基-8 FFT算法级联构成,进一步给出了具体的FPGA架构和实现方法。另外,为了进一步降低硬件资源,本文分析并设计了一种适用于并行实现的免混频数字正交上变频架构。仿真实验对高速并行数字调制架构中的并行频域成型滤波器在时域和频域分别进行了算法验证,FPGA硬件实现结果验证了高速并行数字调制信号产生的频谱性能。

主 题 词:数字调制 成型滤波 基-8 FFT FPGA实现 数字正交上变频 

学科分类:08[工学] 080401[080401] 0804[工学-材料学] 0701[理学-数学类] 081102[081102] 0811[工学-水利类] 0812[工学-测绘类] 

核心收录:

D O I:10.19650/j.cnki.cjsi.J2210140

馆 藏 号:203121345...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分