看过本文的还看了

相关文献

该作者的其他文献

文献详情 >HEVC帧内率失真优化预测模式的并行流水线硬件设计 收藏
HEVC帧内率失真优化预测模式的并行流水线硬件设计

HEVC帧内率失真优化预测模式的并行流水线硬件设计

作     者:林志坚 丁永强 杨秀芝 吴林煌 LIN Zhijian;DING Yongqiang;YANG Xiuzhi;WU Linhuang

作者机构:福州大学物理与信息工程学院福建福州350108 

基  金:国家自然科学基金面上项目(61871132,62171135) 福建省高等学校科技创新团队项目(产业化专项,500190) 

出 版 物:《华南理工大学学报(自然科学版)》 (Journal of South China University of Technology(Natural Science Edition))

年 卷 期:2023年第51卷第5期

页      码:95-103页

摘      要:近年来,随着人们对视频数据需求的不断增加,视频的分辨率和帧率也在不断地提高,而实时视频序列的压缩编码速度往往受到帧率和分辨率的影响,分辨率和帧率越大,编码所需要的时间越长。为了实现更高分辨率和更高帧率的视频序列实时压缩编码,文中设计了一种新的帧内率失真优化预测模式的并行流水线硬件架构,该架构支持最大64×64编码树单元的帧内预测编码。首先设计了9路预测模式并行方案;然后,按照Z型扫描顺序实现以4×4块为基本处理单元的流水线硬件架构,并复用32×32预测单元的预测数据,用以代替64×64预测单元的预测数据,减少运算量;最后,基于该流水线架构,提出了一种新的哈达玛变换电路,用以实现高效的流水线处理。实验结果表明:在Altera Arria 10系列的现场可编程门阵列上,该9路模式并行架构仅占用75 kb的查找表和55 kb的寄存器资源,主频可以达到207 MHz,完成一个64×64编码树单元的预测仅需要4096个时钟周期,最大能够支持1080 P分辨率99 f/s全I帧的实时编码;与已有设计方案相比,文中方案能够用更小的电路面积实现更高帧率的1080 P实时视频编码。

主 题 词:帧内预测 现场可编程门阵列 模式并行 高效视频编码 

学科分类:08[工学] 080203[080203] 0835[0835] 0802[工学-机械学] 0812[工学-测绘类] 

核心收录:

D O I:10.12141/j.issn.1000-565X.220612

馆 藏 号:203121902...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分