看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高速运算放大器低失调输入级的设计 收藏
高速运算放大器低失调输入级的设计

高速运算放大器低失调输入级的设计

作     者:石宁 李逸玚 沈坚 任罗伟 SHI Ning;LI Yiyang;SHEN Jian;REN Luowei

作者机构:无锡中微爱芯电子有限公司江苏无锡214072 

出 版 物:《电子与封装》 (Electronics & Packaging)

年 卷 期:2023年第23卷第5期

页      码:34-39页

摘      要:差分对结构是运算放大器(运放)的基础结构,对电路性能至关重要。现实中,工艺偏差无法避免,其带来的失配会影响运放的精度。对多级运放而言,输入级的失调程度决定了整个放大器的精度,因此低失调输入级成为运放设计的重点之一。为获得低失调的运放输入级,研究了差分对电阻RC和电路失配的关系,通过修调失配电阻ΔRC补偿其余失配项带来的影响。使用西岳4μm 50 V的工艺做全芯片参数验证,结果表明,失调电压低于60μV,相较于通用运放减小了76%;温漂系数可达0.3μV/℃,相较于通用运放减小了50%。这种方法简单、方便,可避免对电路结构做大规模调整,且对电路功耗的影响可以忽略。

主 题 词:模拟集成电路 双极型运算放大器 差分放大器 高精度 低失调 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.16257/j.cnki.1681-1070.2023.0038

馆 藏 号:203122053...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分