看过本文的还看了

相关文献

该作者的其他文献

文献详情 >RISC-V随机化过程的抗功耗分析攻击设计 收藏
RISC-V随机化过程的抗功耗分析攻击设计

RISC-V随机化过程的抗功耗分析攻击设计

作     者:白创 肖鸣松 童元满 Bai Chuang;Xiao Mingsong;Tong Yuanman

作者机构:长沙理工大学物理与电子科学学院长沙410114 深圳市安信智控科技有限公司 

基  金:高新技术产业科技创新引领计划(科技攻关类)项目(2020GK2012) 

出 版 物:《单片机与嵌入式系统应用》 (Microcontrollers & Embedded Systems)

年 卷 期:2023年第23卷第7期

页      码:3-7页

摘      要:提出了一种基于随机化过程来抵御功耗分析攻击的方法。该随机化过程综合采用3种手段:在指令执行过程中,随机生成并插入与上一条真实指令相似的虚拟指令,使得插入的随机功耗与上条真实指令相近以避免被准确分析功耗;在指令执行、写回阶段插入一个随机延时来混淆指令执行时间以避免被准确定位;通过4种不同频率的时钟随机切换来对系统时钟进行扰乱以混淆瞬时功耗。基于CV32E40P处理器实现了该方法并通过相关功耗分析攻击进行实验,实验结果表明得到的最高相关性系数为0.139,比原处理器低0.641,该方法大大提高了处理器的抗功耗分析攻击能力。

主 题 词:CV32E40P 功耗分析攻击 RISC-V 相关性系数 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

馆 藏 号:203122597...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分