看过本文的还看了

相关文献

该作者的其他文献

文献详情 >可用于HEVC视频编码器的混合输入DCT变换器设计 收藏
可用于HEVC视频编码器的混合输入DCT变换器设计

可用于HEVC视频编码器的混合输入DCT变换器设计

作     者:兰尔铭 施隆照 宋佳柔 杨小玲 LAN Erming;SHI Longzhao;SONG Jiarou;YANG Xiaoling

作者机构:福州大学物理与信息工程学院福建福州350108 

基  金:福建省自然科学基金资助项目(2022J01083) 福建省教育厅"2020年福建省高等学校科技创新团队(产业化专项)(500190) 

出 版 物:《福州大学学报(自然科学版)》 (Journal of Fuzhou University(Natural Science Edition))

年 卷 期:2023年第51卷第4期

页      码:505-511页

摘      要:针对帧间预测重构时,因编码树单元(CTU)尺寸增大和划分层次增加,完成全部变换块变换所需要的时钟周期显著增多的问题,提出一种既可以实现单一变换块的变换与反变换,又可以对尺寸为32 px×32 px、基于高效视频编码标准(HEVC)四叉树划分的混合块进行变换与反变换的硬件架构.采用多层次蝶形架构与混合矩阵乘法器对混合输入数据进行逐级分解并运算.实验结果显示,其数据流动与单一变换块一致.在Altera的Stratix III器件下综合工作频率为189.47 MHz;在Synopsys的SAED 90-nm器件库下用逻辑综合工具(DC)综合工作频率为140 MHz,逻辑门数为1.30×10^(5);混合块变换每个时钟始终可以处理32点数据.

主 题 词:高效视频编码 离散余弦变换 硬件架构 现场可编程门阵列 逻辑综合 

学科分类:0810[工学-土木类] 080902[080902] 0809[工学-计算机类] 08[工学] 081001[081001] 

D O I:10.7631/issn.1000-2243.22363

馆 藏 号:203122677...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分