看过本文的还看了

相关文献

该作者的其他文献

文献详情 >扫描位移过程中低功耗测试的设计与实现 收藏
扫描位移过程中低功耗测试的设计与实现

扫描位移过程中低功耗测试的设计与实现

作     者:李尤鹏 纪元法 肖有军 雷鹏 Li Youpengg;Ji Yuanfa;Xiao Youjun;Lei Peng

作者机构:桂林电子科技大学信息与通信学院广西桂林5541004 桂林电子科技大学广西精密导航技术与应用重点实验室广西桂林5541004 卫星导航定位与位置服务国家地方联合工程研究中心广西桂林541004 创意电子(南京)有限公司南京210018 

基  金:国家自然科学基金资助项目(62061010,62161007) 广西科技厅项目(桂科AA20302022,桂科AB21196041,桂科AB22035074,桂科AD22080061) 广西八桂学者项目 广西高校中青年教师科研基础能力提升项目(2022KY0181) 桂林市科技项目(20210222-1) 桂林电子科技大学研究生创新项目 “认知无线电与信息处理”教育部重点实验室2022年主任基金资助项目 

出 版 物:《半导体技术》 (Semiconductor Technology)

年 卷 期:2023年第48卷第11期

页      码:1012-1019页

摘      要:针对扫描位移功耗过高带来的生产成本增加、良率降低的问题,提出采用时钟相位调整技术和逻辑阻隔技术相组合的方式来降低测试功耗。利用布局布线之后的时钟偏差和物理位置等信息对时钟相位进行调整,从而降低峰值功耗;通过寄存器输出端的扇出数量来决定阻隔逻辑电路插入点,从而降低平均功耗。将该方案应用于实际项目中,从面积、覆盖率、功耗角度分析了时钟相位调整技术和逻辑阻隔技术的特点。结果表明,在面积和覆盖率影响较小的情况下,采用两种技术组合后扫描位移的峰值功耗降低了73.24%,平均功耗降低了6.78%。该方案具有良好的实用性,可为大规模集成电路低功耗可测性设计提供参考。

主 题 词:扫描测试 低功耗测试 位移功耗 时钟相位调整 阻隔逻辑电路 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.13290/j.cnki.bdtjs.2023.11.009

馆 藏 号:203123146...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分