看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于开关电容放大器的低面积开销ADC 收藏
基于开关电容放大器的低面积开销ADC

基于开关电容放大器的低面积开销ADC

作     者:黄合磊 佴宇飞 虞致国 顾晓峰 HUANG Helei;NAI Yufei;YU Zhiguo;GU Xiaofeng

作者机构:江南大学物联网技术应用教育部工程研究中心江苏无锡214122 江南大学电子工程系江苏无锡214122 

基  金:江苏省重点研发计划(BE2019003-2) 中央高校基本科研业务费专项资金(JUSRP510) 

出 版 物:《电子与封装》 (Electronics & Packaging)

年 卷 期:2023年第23卷第8期

页      码:45-51页

摘      要:针对模数转换器(ADC)在存内计算芯片中面积占比大的问题,提出了一种基于开关电容放大器的低面积开销ADC,包括一个全局数模转换器(GDAC)和基于开关电容放大器的局部列级ADC。整体电路采用单端逐次逼近型(SAR)ADC架构,利用开关电容放大器实现电压的逐次逼近,大幅度减少了单位电容数量,降低了局部列级ADC的整体面积开销;局部列级ADC共用由GDAC同步产生的参考电压,提高了ADC的整体面积效率。基于55nmCMOS工艺设计了单列8位ADC,电源供电电压为1.2V,输入电压范围为200~800mV,在2.22MSa/s的采样速率下,其功耗为205μW,面积为3537μm^(2)。仿真结果表明,单列ADC的有效位数为7.86bit,无杂散动态范围为64.3dB,品质因数(FoM)为1405pJ·μm^(2)/conv。

主 题 词:存内计算 模数转换器 全局数模转换器 开关电容放大器 低面积开销 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.16257/j.cnki.1681-1070.2023.0105

馆 藏 号:203123301...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分