看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种高性能的Σ-ΔA/D转换器的设计 收藏
一种高性能的Σ-ΔA/D转换器的设计

一种高性能的Σ-ΔA/D转换器的设计

作     者:李罗生 洪缨 侯朝焕 

作者机构:中国科学院声学研究所数字系统集成实验室北京100080 

基  金:国家自然科学基金资助(60176014) 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2005年第22卷第1期

页      码:136-139,143页

摘      要:提出了一种高速高分辨率的过采样率可配置的四阶基于2-1-1级联拓扑结构的SigmaDeltaA/D转换器的设计方法。设计采用的是0.18μmCMOS混合工艺,模拟电路和数字电路的供电电压分别为3.3V和1.8V。该转换器的采样时钟速率最高可以达到64MHz,过采样率可以配置为32、16两种方式,当过采样率为32时,可达到115dB的无杂散动态范围和95dB的信噪比,总功耗约为200mW。

主 题 词:A/D转换器 sigma delta调制器 抽样滤波器 开关电容 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1000-7180.2005.01.037

馆 藏 号:203123889...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分