看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种用于CPLD擦写寿命验证的设计 收藏
一种用于CPLD擦写寿命验证的设计

一种用于CPLD擦写寿命验证的设计

作     者:顾小明 肖培磊 唐勇 GU Xiaoming;XIAO Peilei;TANG Yong

作者机构:中国电子科技集团公司第五十八研究所江苏无锡214035 

出 版 物:《电子与封装》 (Electronics & Packaging)

年 卷 期:2023年第23卷第9期

页      码:11-16页

摘      要:近年来,国防等应用领域对电子元器件提出了国产化要求,自主设计的高性能复杂可编程逻辑器件(CPLD)应运而生。这些CPLD需要按照一定的标准流程进行筛选、考核,其中擦写寿命是一项重要的考核指标。阐述了采用集成开发环境及自动化测试机台对CPLD擦写寿命进行验证的不足之处,提出了一种CPLD擦写寿命验证装置的设计,经过实际检验,设计的装置稳定可靠,满足大批量器件的验证需求,提高了CPLD擦写寿命验证的效率。

主 题 词:JTAG接口 配置码格式 多工位 并行工作 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.16257/j.cnki.1681-1070.2023.0116

馆 藏 号:203123973...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分