看过本文的还看了

相关文献

该作者的其他文献

文献详情 >心电信号监测轻量化残差神经网络硬件IP设计 收藏
心电信号监测轻量化残差神经网络硬件IP设计

心电信号监测轻量化残差神经网络硬件IP设计

作     者:谢文鑫 史纪广 李宙童 黄启俊 XIE Wenxin;SHI Jiguang;LI Zhoutong;HUANG Qijun

作者机构:武汉大学物理科学与技术学院湖北武汉430072 上海交通大学医学院附属第九人民医院黄浦分院上海200011 

基  金:国家自然科学基金项目(81971702 61874079) 

出 版 物:《电子设计工程》 (Electronic Design Engineering)

年 卷 期:2023年第31卷第19期

页      码:15-19,24页

摘      要:针对实时心电数据的自动诊断,文中设计了一种适合硬件实现的轻量化残差神经网络结构,并将其实现为可用于便携式心电检测系统的硬件IP。通过在FPGA平台上搭建验证系统,完成了该硬件IP的部署和验证。经过实测心电数据验证,硬件IP模块可实现正常心电图(N)、房性早搏(A)、心动过速(T)、心动过缓(B)四种心电信号的自动分类。与嵌入式软件实现方式相比,硬件IP模块准确率达到99.6%,计算速度提升了2.07倍,可以满足实时性要求,特别适合应用于便携式心电检测系统。

主 题 词:心电信号 残差神经网络 轻量化 FPGA 

学科分类:0711[理学-心理学类] 07[理学] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 

D O I:10.14022/j.issn1674-6236.2023.19.004

馆 藏 号:203123981...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分