看过本文的还看了

相关文献

该作者的其他文献

文献详情 >25~28 Gbit/s CMOS高灵敏度光接收机电路设计 收藏
25~28 Gbit/s CMOS高灵敏度光接收机电路设计

25~28 Gbit/s CMOS高灵敏度光接收机电路设计

作     者:金高哲 张长春 袁丰 张瑛 张翼 JIN Gaozhe;ZHANG Changchun;YUAN Feng;ZHANG Ying;ZHANG Yi

作者机构:南京邮电大学集成电路科学与工程学院南京210023 东南大学毫米波国家重点实验室南京210096 

基  金:国家自然科学基金资助项目(62174090) 毫米波国家重点实验室开放课题(K202325) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2023年第53卷第4期

页      码:581-587页

摘      要:基于65 nm CMOS工艺设计了一种25~28 Gbit/s具有自适应均衡和时钟数据恢复功能的光接收机电路。光接收前端采用低带宽设计,以优化接收机的灵敏度;采用判决反馈均衡器,以恢复低带宽前端引入的码间干扰。为了适应不同速率和工艺角引入的码间干扰,结合SS-LMS自适应算法,实现信号的自适应均衡。无参考时钟数据恢复电路采用鉴频环路拓宽频率捕获范围,同时将半速率鉴相器嵌入均衡器中,以降低功耗和成本。后仿真结果表明,在100 fF光电二极管的寄生电容条件下,接收前端最大增益达到66 dBΩ,25%带宽处的等效输入噪声电流为15.3 pA·Hz^(-1/2),光接收机灵敏度为-14.5 dBm。当电源电压为1.2 V时,光接收机的整体功耗为181.1 mW。

主 题 词:光接收机前端 判决反馈均衡器 时钟数据恢复电路 无参考时钟 嵌入式鉴相器 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.13911/j.cnki.1004-3365.220335

馆 藏 号:203124242...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分