看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于Chipyard的RISC⁃V处理器设计与实现 收藏
基于Chipyard的RISC⁃V处理器设计与实现

基于Chipyard的RISC⁃V处理器设计与实现

作     者:谭飞鸿 苏成悦 Tan Feihong;Su Chengyue

作者机构:广东工业大学物理与光电工程学院广州510000 

出 版 物:《现代计算机》 (Modern Computer)

年 卷 期:2023年第29卷第17期

页      码:68-73页

摘      要:芯片设计领域的RISC⁃V较ARM、X86和PowerPC等主流指令集架构有着精简、开源和灵活的明显优势。利用Chipyard框架采用Chisel语言设计了五级流水线的RISC⁃V处理器兼具开发周期短和保留RISC⁃V的架构优势。其中,存储器管理单元(MMU)支持页面的虚拟内存和无阻塞数据缓存,并具备分支预测、浮点运算等功能,在FPGA上完成软硬件协同仿真。实验表明,基于Chipyard设计的RISC⁃V处理器支持RV64GC指令集集合,Dhrystone跑分达到1.27 DMIPS/MHz。

主 题 词:RISC⁃V Chipyard MMU 五级流水线 FPGA Dhrystone 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1007‑1423.2023.17.012

馆 藏 号:203124319...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分