看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种用于SAR-ADC的低失调低功耗动态比较器 收藏
一种用于SAR-ADC的低失调低功耗动态比较器

一种用于SAR-ADC的低失调低功耗动态比较器

作     者:朱桂林 刘博 李恺 张伟哲 向菲 ZHU Guilin;LIU Bo;LI Kai;ZHANG Weizhe;XIANG Fei

作者机构:河南科技大学电气工程学院河南洛阳471023 

基  金:国家自然科学基金资助项目(61704049) 河南科技大学研究生质量提升工程项目(2020ZYL-008) 

出 版 物:《电子器件》 (Chinese Journal of Electron Devices)

年 卷 期:2023年第46卷第5期

页      码:1180-1185页

摘      要:提出一种应用于SAR-ADC的低失调低功耗动态比较器。对传统双尾动态比较器的预放大器和动态锁存器两个模块进行改进,在预放大器中加入交叉耦合对管以提高增益,提升比较器精度,同时防止关键信号节点完全放电至地,实现电荷再利用以降低功耗;在动态锁存器中将PMOS单尾电流管替换为一对NMOS晶体管,双支路上各减少消耗一个阈值电压;此外,双支路之间跨接PMOS晶体管,加快尾电流对管的源极电位复位,同时减小失调,提高了比较器精度。采用SMIC 0.18μm/1.8 V CMOS工艺完成所提出动态比较器的设计和仿真验证,结果表明:在时钟频率为249 MHz,输入正弦信号ΔV_(IN)=10mV的条件下,最大失调电压为0.14 mV,功耗为19.17μW,延迟为418 ps。以上指标证明所提出的动态比较器电路在失调、功耗和速度特性上具有明显优势。

主 题 词:动态比较器 电荷再利用 低失调 低功耗 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1005-9490.2023.05.003

馆 藏 号:203124378...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分