看过本文的还看了

相关文献

该作者的其他文献

文献详情 >应用于DSRC系统的5.8GHz CMOS LNA设计 收藏
应用于DSRC系统的5.8GHz CMOS LNA设计

应用于DSRC系统的5.8GHz CMOS LNA设计

作     者:艾学松 孙玲 施佺 AI Xue-song;SUN Ling;SHI Quan

作者机构:南通大学江苏省专用集成电路设计重点实验室江苏南通226019 

基  金:江苏省高校自然科学研究重大项目(09KJA510001) 江苏省"青蓝工程"项目资助(2010年度) 

出 版 物:《电路与系统学报》 (Journal of Circuits and Systems)

年 卷 期:2012年第17卷第3期

页      码:134-138页

摘      要:基于TSMC 0.18μm CMOS RF工艺,完成了一个全集成共源-共栅低噪声放大器设计。版图后仿真结果表明:1.8V电源电压下,电路静态功耗约为17mW;在DSRC系统工作频段上,电路实现了良好的综合性能指标,输入反射系数(S11)和输出反射系数(S22)小于-15dB,增益(S21)大于14.0dB,反向隔离度(S12)达到32dB,噪声系数小于2dB,并且工作稳定。

主 题 词:低噪声放大器 噪声系数 交通专用短程通信:不停车收费 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3969/j.issn.1007-0249.2012.03.026

馆 藏 号:203124825...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分