看过本文的还看了

相关文献

该作者的其他文献

文献详情 >通用密码处理器在FPGA中的实现 收藏
通用密码处理器在FPGA中的实现

通用密码处理器在FPGA中的实现

作     者:邹候文 刘磊 王峰 唐屹 Zou Houwen;Liu Lei;Wang Feng;Tang Yi

作者机构:广州大学数学与信息科学学院广州510006 

基  金:2004年广州市属高校科技计划项目(编号:2003) 

出 版 物:《计算机工程与应用》 (Computer Engineering and Applications)

年 卷 期:2006年第42卷第4期

页      码:98-101页

摘      要:考虑密码应用中存在密码算法基本操作的多样性、使用的复杂性和安全需求等因素,讨论了一种通用密码处理器的设计方案,并在FPGA上实现了该设计的原型。原型的主要设计思想是在一个精简的64位处理器中挂上所需要的密码算法功能部件再增加相应的指令。该原型支持39条指令,除DES、AES和正规基乘法MMU外其它指令都在一个时钟周期完成。支持DES、3DES和AES算法的任意工作模式,同时支持RSA、特征P和特征2上最优正规基的ECC。

主 题 词:处理器 密码 体系结构 

学科分类:12[管理学] 1201[管理学-管理科学与工程类] 08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3321/j.issn:1002-8331.2006.04.031

馆 藏 号:203124842...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分