看过本文的还看了

相关文献

该作者的其他文献

文献详情 >Gbps试验系统中高速串行接口的设计与实现 收藏
Gbps试验系统中高速串行接口的设计与实现

Gbps试验系统中高速串行接口的设计与实现

作     者:王向阳 赵艳杰 WANG Xiangyang;ZHAO Yanjie

作者机构:东南大学移动通信国家重点实验室江苏南京210096 

基  金:国家863资助项目:Gbps无线通信关键技术与实验系统研究开发(2006AA01Z281) 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2008年第31卷第22期

页      码:4-7页

摘      要:介绍Gbps无线通信试验系统中高速串行数据接口的设计与实现。按照Gbps无线通信试验系统对高速串行数据的传输要求,数据传输速率超过1 Gb/s,在基于Xilinx IP core技术上对单板上的FPGA进行逻辑设计,实现了符合系统要求的高速串行数据接口。在系统实际调试中,通过ATCA机箱背板进行数据传输,获得了高达Gbps的数据吞吐速率且传输误码率低于10-14。

主 题 词:Gbps 高速串行接口 FPGA ATCA 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.16652/j.issn.1004-373x.2008.22.019

馆 藏 号:203124960...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分