看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高阶级联多位Σ-Δ调制器Simulink仿真设计 收藏
高阶级联多位Σ-Δ调制器Simulink仿真设计

高阶级联多位Σ-Δ调制器Simulink仿真设计

作     者:林建鹏 李开航 LIN Jian-peng;LI Kai-hang

作者机构:厦门大学物理系福建厦门361005 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2012年第35卷第18期

页      码:142-145页

摘      要:为了在低过采样率下实现大带宽、高精度的Σ-Δ调制器,文中采用了级联2-1-1结构,前两级用一位量化器,在最后一级采用4位量化器。讨论了调制器中时钟抖动、热噪声、运放有限直流增益等非理想因素对调制器性能的影响。重点考虑最后一级反馈回路中多位DAC失配引起的非线性,并采用DWA算法对其进行线性化。在Simulink环境下对调制器做行为级仿真,包括理想与非理想模型。在16倍过采样率、35.2MHz采样频率下,可以达到90dB的信噪比。

主 题 词:Σ-Δ调制器 级联 非理想因素 DWA算法 Simulink 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.16652/j.issn.1004-373x.2012.18.020

馆 藏 号:203124960...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分