看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高速低功耗CAM核心电路的设计 收藏
高速低功耗CAM核心电路的设计

高速低功耗CAM核心电路的设计

作     者:张红南 黄雅攸 殷蔚 王松 张卫青 孔青荣 ZHANG Hong-nan;HUANG Ya-you;YIN Wei;WANG Song;ZHANG Wei-qing;KONG Qing-rong

作者机构:湖南大学物理与微电子科学学院湖南长沙410082 

基  金:湖南省自然科学基金资助项目(07JJ5079) 

出 版 物:《湖南大学学报(自然科学版)》 (Journal of Hunan University:Natural Sciences)

年 卷 期:2008年第35卷第9期

页      码:62-64页

摘      要:设计了一种新型高性能的CAM(content addressable memory)单元.将差分互补电路应用于CAM存储单元的比较电路中,得出差分互补CAM存储单元,并对预充电电路、放大电路进行设计.电路采用0.18μm CMOS标准工艺来实现,在HSPICE的平台下进行仿真.仿真结果表明,对于64×64的差分互补CAM,最快的比较时间为331 ps,最慢比较时间为762 ps,总的功耗为17.8 mW.

主 题 词:内容可寻址存储器 低功耗 高速 差分互补 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

馆 藏 号:203125336...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分