看过本文的还看了

相关文献

该作者的其他文献

文献详情 >10GB/s高速SERDES电路的MUX/DEMUX设计 收藏
10GB/s高速SERDES电路的MUX/DEMUX设计

10GB/s高速SERDES电路的MUX/DEMUX设计

作     者:马鸿开 陈岚 刘力轲 MA Hong-kai;CHEN Lan;LIU Li-ke

作者机构:中国科学院计算技术研究所国家智能计算机研究开发中心 中国科学院计算技术研究所计算机系统结构重点实验室北京100080 中国科学院研究生院北京100039 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2007年第24卷第12期

页      码:174-176页

摘      要:介绍了一种适用于高速串并转换电路(SERDES)的MUX/DEMUX,采用0.18μmCMOS工艺,数据传输速率达到10GB/s。该电路主要由锁存器、选择器和时钟分频器3个模块组成,采用1.8V电压供电,MUX和DEMUX功耗分别为132mW和64mW。

主 题 词:SERDES MUX DEMUX 时钟分频器 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1000-7180.2007.12.050

馆 藏 号:203125524...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分