看过本文的还看了

相关文献

该作者的其他文献

文献详情 >DDS+PLL高性能频率合成器的设计与实现 收藏
DDS+PLL高性能频率合成器的设计与实现

DDS+PLL高性能频率合成器的设计与实现

作     者:吴士云 叶建芳 石燚 

作者机构:东华大学信息科学与技术学院上海201620 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2010年第33卷第5期

页      码:81-83页

摘      要:结合DDS+PLL技术,采用DDS芯片AD9851和集成锁相芯片ADF4113完成了GSM 1 800 MHz系统中高性能频率合成器的设计与实现。详细介绍系统中核心芯片的性能、结构及使用方法,并运用ADS和ADISimPLL软件对设计方案进行仿真和优化,特别是滤波器的选择与设计。测试结果表明,该频率合成器具有高稳定度、高分辨率、低相位噪声的特点,达到了设计指标要求。

主 题 词:DDS PLL 频率合成 滤波器 

学科分类:08[工学] 0805[工学-能源动力学] 080502[080502] 

D O I:10.16652/j.issn.1004-373x.2010.05.012

馆 藏 号:203125614...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分