看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种带Cache加速的HyperRAM控制器设计与验证 收藏
一种带Cache加速的HyperRAM控制器设计与验证

一种带Cache加速的HyperRAM控制器设计与验证

作     者:邹敏 鲁澳宇 邹望辉 喻华 ZOU Min;LU Aoyu;ZOU Wanghui;YU Hua

作者机构:长沙理工大学物理与电子科学学院湖南长沙410114 广东华芯微特集成电路有限公司湖南长沙410205 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2024年第47卷第6期

页      码:91-96页

摘      要:针对目前可穿戴设备上对存储设备性能要求高、体积小、功耗低等问题,在FPGA上实现了一款可拓展的高性能HyperRAM控制器,并引入Cache缓存加速设计,以提高对频繁访问数据的命中率和优化存储器访问模式,实现更高速的数据传输和优化的系统性能。运用UVM验证方法学和FPGA进行验证,结果表明,带有Cache缓存的HyperRAM控制器相较于普通HyperRAM,在读写连续地址时性能提高61%,并具有较好的可靠性与有效性,可为嵌入式系统提供高效、灵活的存储器解决方案。

主 题 词:HyperRAM控制器 Cache缓存 可穿戴设备 存储器 UVM验证方法学 FPGA 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.16652/j.issn.1004-373x.2024.06.015

馆 藏 号:203126594...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分