看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于PCIE的多嵌入式人工智能处理器低延迟数据交换技术 收藏
基于PCIE的多嵌入式人工智能处理器低延迟数据交换技术

基于PCIE的多嵌入式人工智能处理器低延迟数据交换技术

作     者:魏璇 温凯林 李斌 刘淑涛 褚洁 蔡觉平 WEI Xuan;WEN Kailin;LI Bin;LIU Shutao;CHU Jie;CAI Jueping

作者机构:西安电子科技大学微电子学院陕西西安710071 中国电子科技集团公司第五十四研究所河北石家庄050000 苏州鸿鹄骐骥电子科技有限公司江苏苏州215000 

基  金:国家自然科学基金(62274123) 陕西省重点研发计划重点产业创新链项目(2021ZDLGY02-01) 

出 版 物:《电子科技》 (Electronic Science and Technology)

年 卷 期:2024年第37卷第5期

页      码:32-37,46页

摘      要:针对多嵌入式人工智能(Artificial Intelligence,AI)处理器板卡之间的任务调度和数据交换冲突以及提高多板卡堆叠扩展时的可靠性和运行效率问题,文中提出了一种虫洞交换结构多嵌入式人工智能处理器高速数据交换技术和数据帧结构的解决方法。该方法基于PCIE(PCI Express)高速数据接口,将数据以数据单元的形式进行信息传递,并设计多重权重决策算法避免数据传输中的冲突,实现任务的并发多线程处理。搭建FPGA(Field Programmable Gate Array)平台进行设计和测试,结果表明PCIE的传输带宽利用效率达到了85%以上,数据交换延迟小于20μs,系统中断任务响应平均最大延迟时间为8.775μs。该技术适用于多处理器协同的高速交换电路,可扩展至混合PCIE和RapidIO交换电路结构。

主 题 词:嵌入式人工智能处理器 数据交换 外围组件互连快速 PCI Express 交换开关 虫洞技术 数据仲裁 多重权重决策 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.16180/j.cnki.issn1007-7820.2024.05.005

馆 藏 号:203127729...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分