看过本文的还看了

相关文献

该作者的其他文献

文献详情 >应用于物联网的纳瓦级唤醒接收机芯片 收藏
应用于物联网的纳瓦级唤醒接收机芯片

应用于物联网的纳瓦级唤醒接收机芯片

作     者:杨建行 王霖伟 李振 蓝宏健 周荣 刘术彬 YANG Jianhang;WANG Linwei;LI Zhen;LAN Hongjian;ZHOU Rong;LIU Shubin

作者机构:西安电子科技大学微电子学院西安710068 

基  金:中央高校基本科研业务费专项基金资助(XJSJ23046) 西安电子科技大学研究生创新基金资助(YJS2213) 

出 版 物:《集成电路与嵌入式系统》 (INTEGRATED CIRCUITS AND EMBEDDED SYSTEMS)

年 卷 期:2024年第24卷第6期

页      码:9-17页

摘      要:针对物联网中无线接收机模块功耗浪费的问题,设计并实现了一种纳瓦级功耗唤醒接收机。唤醒接收机接收到唤醒信号后将“唤醒”主接收机。该唤醒接收机系统包括匹配网络、无源包络检波、基带放大器、比较器、相关器以及数字比较器。所提出的无源包络检波代替传统有源检波电路,极大地节省了系统功耗,同时配合前端无源匹配网络可以提供23.6 dB的无源增益。信息通过通断键控(On Off Keying,OOK)进行调制,该唤醒接收机基于65 nm CMOS工艺设计,在载波频率433 MHz、数据速率100 bps、码长8位的OOK信号下,唤醒接收机的灵敏度可达-72 dBm,模拟部分功耗为21.9 nW,数字部分功耗为93.8 nW。

主 题 词:物联网 唤醒接收机 低功耗 匹配网络 集成电路设计 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

馆 藏 号:203127857...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分