看过本文的还看了

相关文献

该作者的其他文献

文献详情 >56 Gbit/s低功耗分数间隔FFE PAM4 SerDes发射机设... 收藏
56 Gbit/s低功耗分数间隔FFE PAM4 SerDes发射机设计

56 Gbit/s低功耗分数间隔FFE PAM4 SerDes发射机设计

作     者:王新武 张长春 张翼 王静 WANG Xinwu;ZHANG Changchun;ZHANG Yi;WANG Jing

作者机构:南京邮电大学集成电路科学与工程学院南京210023 东南大学毫米波国家重点实验室南京210096 

基  金:国家自然科学基金资助项目(62174090) 毫米波国家重点实验室开放课题(K202325) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2024年第54卷第2期

页      码:235-242页

摘      要:采用65 nm CMOS工艺设计了一款用于高速芯片互联的四电平脉冲幅度调制(PAM4) SerDes发射机。该发射机主要由最高有效位通道和最低有效位通道、时钟产生路径、前馈均衡模块、接口驱动电路等构成。采用一种无锁存的并串转换技术,以降低功耗;采用一种分数型前馈均衡技术,获得了超出奈奎斯特频率点的频率补偿峰值,从而扩展频率补偿范围,使输出信号能更好地适应信道。此外,采用带预充电结构的4∶1并串转换器,减小电荷共享效应对电路的影响。仿真结果表明,在1 V电源电压下,整体电路能实现56 Gbit/s PAM4输出信号,输出眼图清晰,且获得电平失配率为93.1%的高线性度,输出摆幅达到480 mV,功耗为75 mW。

主 题 词:四电平脉冲幅度调制 无锁存并串转换 分数型前馈均衡 高线性度 SerDes 

学科分类:080903[080903] 0810[工学-土木类] 0809[工学-计算机类] 08[工学] 081001[081001] 

D O I:10.13911/j.cnki.1004-3365.230299

馆 藏 号:203128368...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分