看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于DDR3系统互联的信号完整性设计 收藏
基于DDR3系统互联的信号完整性设计

基于DDR3系统互联的信号完整性设计

作     者:张超 余综 ZHANG Chao;Y(U) Zhong

作者机构:华北计算技术研究所北京100083 

出 版 物:《计算机工程与设计》 (Computer Engineering and Design)

年 卷 期:2013年第34卷第2期

页      码:616-622页

摘      要:针对DDR3系统互联中信号完整性和时序等问题,以某自研的自主可控计算设备为背景,详细描述了龙芯3A处理器和四片DDR3内存颗粒芯片互联的仿真分析和优化设计方案。分析了IBIS模型的结构和数据信息,介绍了一种快速验证IBIS模型准确性的方案。仿真分析了一种DDR3差分时钟电路共模噪声的控制方法。利用前仿真和后仿真,分析验证了多片DDR3内存颗粒芯片在Fly-By拓扑结构下的时序和信号质量。仿真结果达到了预期目标。

主 题 词:DDR3 信号完整性 IBIS模型 差分信号 Fly-By拓扑 HyperLynx仿真 

学科分类:0711[理学-心理学类] 07[理学] 08[工学] 081101[081101] 0811[工学-水利类] 071102[071102] 081103[081103] 

D O I:10.3969/j.issn.1000-7024.2013.02.044

馆 藏 号:203128821...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分