看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于AHB总线的嵌入式中断控制器设计 收藏
基于AHB总线的嵌入式中断控制器设计

基于AHB总线的嵌入式中断控制器设计

作     者:晏敏 戴荣新 蔡益军 徐欢 郑乾 程呈 YAN Min;DAI Rong-xin;CAI Yi-jun;XU Huan;ZHENG Qian;CHENG Cheng

作者机构:湖南大学物理与微电子科学学院长沙410082 深圳市晶沛电子有限公司广东深圳518109 

基  金:2011年湖南省科技计划基金资助项目(858204021) 2010年湖南省教改基金资助项目(521298480) 

出 版 物:《计算机工程》 (Computer Engineering)

年 卷 期:2014年第40卷第6期

页      码:1-4页

摘      要:针对嵌入式系统集成度高、专用性强的特点,设计一种基于AHB总线的嵌入式中断控制器。采用AHB总线接口,增强中断控制器的通用性和可移植性,ARM处理器通过AHB总线访问中断寄存器,实现中断检测、响应、处理以及优先级的配置。该设计采用verilog-HDL语言编写,利用SMIC的0.18μm CMOS工艺进行逻辑电路综合和布局布线。测试结果表明,在正常工作条件下,该中断控制器的功耗为5.36 mW,在50 MHz时钟下完成一次中断操作最多需要0.7μs,可满足实时性和低功耗的要求。

主 题 词:嵌入式系统 AHB总线 中断控制器 优先级 实时性 低功耗 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1000-3428.2014.06.001

馆 藏 号:203128877...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分