看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于PC104总线的便携式雷达性能综合测试仪的频率计单元设计 收藏
基于PC104总线的便携式雷达性能综合测试仪的频率计单元设计

基于PC104总线的便携式雷达性能综合测试仪的频率计单元设计

作     者:范爱锋 张宏伟 Fan Aifeng;Zhang Hongwei

作者机构:军械工程学院石家庄050003 

出 版 物:《电子测量技术》 (Electronic Measurement Technology)

年 卷 期:2007年第30卷第4期

页      码:198-201页

摘      要:为了方便基层部队雷达性能测试而设计此便携式雷达性能综合测试仪。本设计利用高性能前端分频器和CPLD设计一种高精度、宽频、基于PC104总线的频率计单元,其作为便携式雷达性能综合测试仪的一部分,测频范围为2Hz^13.5GHz,通过USB接口由笔记本电脑进行控制测量。给出了相应的硬件、软件设计结构因此CPLD的部分VHDL实现代码和相应的仿真波形。通过多次实验,讨论了高频电路板设计中的阻抗匹配、信号延迟和信号完整性问题。经过应用测试,测量精度和稳定度都较高。由于采用PC104总线堆叠式结构和高性能集成电路,所以该设计具有接口简单、体积小、可靠性和稳定度高等特点。

主 题 词:PC104总线 雷达 综合测试仪 频率计 CPLD VHDL 

学科分类:08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 

D O I:10.3969/j.issn.1002-7300.2007.04.059

馆 藏 号:203130109...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分