看过本文的还看了

相关文献

该作者的其他文献

文献详情 >用于Pipelined-SAR模数转换芯片中的高精度比较器设计 收藏
用于Pipelined-SAR模数转换芯片中的高精度比较器设计

用于Pipelined-SAR模数转换芯片中的高精度比较器设计

作     者:张浩 刘威 ZHANG Hao;LIU Wei

作者机构:武汉大学物理科学与技术学院湖北武汉430072 武汉大学微电子学院湖北武汉430072 湖北珞珈实验室湖北武汉430072 武汉量子技术研究院湖北武汉430072 

基  金:国家重点研发计划项目(2022YFA1402503) 湖北珞珈实验室专项基金资助项目(220100025) 中央高校基本科研业务费项目(413000137) 

出 版 物:《电子设计工程》 (Electronic Design Engineering)

年 卷 期:2024年第32卷第16期

页      码:7-11,16页

摘      要:设计了一款可用于18 bit、2 Ms/s的流水线型逐次逼近型模数转换器(Pipelined-SAR ADC)的高精度比较器,该比较器的结构为三级预放大器+锁存器(latch),同时采用了一种失调电压消除技术,有效减小了比较器的失调电压。在TSMC 0.18μm的工艺下,使用Spectre对比较器进行仿真,结果表明,该比较器在1.8 mW的功耗下,输入失调电压标准差为131μV,噪声电压为15μV,满足高精度和低功耗的要求。

主 题 词:失调电压消除技术 低噪声 低功耗 比较器 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.14022/j.issn1674-6236.2024.16.002

馆 藏 号:203130836...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分