看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于ASIC技术的1553B IP核的设计 收藏
基于ASIC技术的1553B IP核的设计

基于ASIC技术的1553B IP核的设计

作     者:周莉 安军社 谢彦 李宪强 曹松 ZHOU Li;AN Junshe;XIE Yan;LI Xianqiang;CAO Song

作者机构:中国科学院空间科学与应用研究中心北京100190 中国科学院大学北京100049 

基  金:国家重大科技专项(TY3-201106) 中国科学院空间科学战略性先导科技专项(XDA04070000)共同资助 

出 版 物:《空间科学学报》 (Chinese Journal of Space Science)

年 卷 期:2014年第34卷第1期

页      码:127-136页

摘      要:针对卫星轻小型化的应用需求和现有1553B总线接口设计存在缺陷的问题,提出一种面向航天器综合电子的1553B总线协议ASIC芯片设计方案,并介绍了自主研发的1553B协议IP核设计.1553B IP核采用自顶向下的设计方法,使用Verilog硬件设计语言进行编程,实现了1553B总线中的总线控制器BC和远程终端RT功能.分别从1553B IP核总体框架、BC/RT共享模块、BC功能模块和RT功能模块详细介绍了IP核的设计.1553B IP核设计完成模块仿真验证、ASIC芯片系统仿真验证和FPGA验证,通过DDC的1553B板卡对设计进行验证,误码率小于10^(-9).实验结果表明,本IP核设计具有可靠性高、可移植性强、资源占用少、实时性好的特点.

主 题 词:MIL-STD-1553B总线 IP核 ASIC芯片 综合电子 卫星数据管理系统 

学科分类:08[工学] 082503[082503] 0825[工学-环境科学与工程类] 

核心收录:

D O I:10.11728/cjss2014.01.127

馆 藏 号:203131932...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分