看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种数据Cache的设计和验证 收藏
一种数据Cache的设计和验证

一种数据Cache的设计和验证

作     者:屈凌翔 袁潇 王澧 QU Lingxiang;YUAN Xiao;WANG Li

作者机构:中国电子科技集团公司第58研究所江苏无锡214035 

出 版 物:《电子与封装》 (Electronics & Packaging)

年 卷 期:2014年第14卷第5期

页      码:28-32页

摘      要:Cache能够提高DSP处理器对外部存储器的存取速度,提高DSP的性能,设计高性能低功耗的Cache,对于提高DSP芯片的整体性能有着十分重大的意义。描述了DSP芯片中一种高性能低功耗的数据Cache。这种Cache可以通过增加具备重装功能的Line Buffer来减少处理器对Cache的访问频率,从而降低Cache功耗。通过FFT、AC3、FIR三种基准程序测试表明,Line Buffer可以降低35%的Cache访问频率,明显降低了数据Cache功耗。

主 题 词:数据Cache 重装控制 Line Buffer 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1681-1070.2014.05.007

馆 藏 号:203131950...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分