看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高增益高驱动能力的基准电压缓冲芯片的设计 收藏
高增益高驱动能力的基准电压缓冲芯片的设计

高增益高驱动能力的基准电压缓冲芯片的设计

作     者:王敏聪 刘成 WANG Mincong;LIU Cheng

作者机构:上海大学微电子学院上海201800 

基  金:国家重点研发计划项目(2021YFB3200600) 国家重点研发计划项目(2021YFB3200602) 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2024年第47卷第16期

页      码:33-38页

摘      要:为了解决当前CMOS基准电压缓冲器在驱动大电容负载电路时所面临的可靠性问题和性能瓶颈,提出一种高增益高驱动能力的基准电压缓冲芯片。该芯片采用CMOS缓冲放大器,结构包括折叠式共源共栅输入级、轨至轨Class AB输出级和推挽输出缓冲级。设计中加入了修调电路、Clamp电路及ESD防护电路。芯片面积为2390μm×1660μm。在SMIC 0.18μm CMOS工艺下进行了前仿真、版图绘制及Calibre后仿真。前仿结果显示:当负载电容为10μF时,电路实现了126 dB的高开环增益和97°的相位裕度,同时PSRR超过131 dB,噪声为448 nV/Hz@100 Hz及1 nV/Hz@100 Hz。后仿结果与前仿结果基本一致。总体结果表明,该电路具有高增益、高电源抑制比及低噪声等特点,同时拥有很高的输出驱动能力。因此,所提出的基准电压缓冲芯片可以用于驱动如像素阵列等具有大电容负载的电路。

主 题 词:基准电压缓冲芯片 CMOS电压缓冲运算放大器 ESD防护电路 芯片版图 高增益 高驱动能力 

学科分类:080903[080903] 0809[工学-计算机类] 080902[080902] 08[工学] 

D O I:10.16652/j.issn.1004-373x.2024.16.006

馆 藏 号:203132366...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分