看过本文的还看了

相关文献

该作者的其他文献

文献详情 >千兆以太网交换控制器IP的设计实现 收藏
千兆以太网交换控制器IP的设计实现

千兆以太网交换控制器IP的设计实现

作     者:郝庆瑞 吴斌 尉志伟 潘志鹏 叶甜春 HAO Qing-rui;WU Bin;WEI Zhi-wei;PAN Zhi-peng;YE Tian-chun

作者机构:中国科学院微电子研究所北京100029 

基  金:国家重大专项"超高速无线局域网的国际标准化与技术验证研究"(2012ZX03004004) 北京科技新星"OFDM-MI-MO"体制的超高速基带芯片(2010B060) 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2014年第31卷第4期

页      码:160-163页

摘      要:实现了一种五端口三速以太网交换控制器IP的SoC体系架构,介绍了SoC架构中各关键模块的实现方案,提出了一种基于链式DMA的高效共享缓存结构的工作机制和体系架构,实现了以太网交换控制器高带宽、低延时的数据传输.FPGA系统验证结果表明提出的架构具有较低开销下的最高930.5Mbps的高速无阻塞线速转发的能力,并完成了该以太网交换控制器IP的SoC物理实现.

主 题 词:三速以太网 交换控制器 链式DMA 共享缓存结构 

学科分类:12[管理学] 1201[管理学-管理科学与工程类] 08[工学] 

D O I:10.19304/j.cnki.issn1000-7180.2014.04.039

馆 藏 号:203133484...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分