看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一款深亚微米ASIC芯片的后端设计 收藏
一款深亚微米ASIC芯片的后端设计

一款深亚微米ASIC芯片的后端设计

作     者:邹文英 徐新宇 徐睿 

作者机构:中国电子科技集团公司第58研究所江苏无锡214035 

出 版 物:《电子与封装》 (Electronics & Packaging)

年 卷 期:2012年第12卷第8期

页      码:26-29页

摘      要:采用0.18μm及以下工艺设计高性能的VLSI芯片面临着诸多挑战,如特征尺寸缩小带来的互联线效应、信号完整性对芯片时序带来的影响、时序收敛因为多个设计变量的相互信赖而变得相当复杂,使芯片版图设计师需深入介入物理设计,选用有效的EDA工具,结合电路特点开发有针对性的后端设计流程。文章介绍了采用Cadence公司Soc Encounter后端工具对基于0.18μm工艺的ASIC芯片后端设计过程,分为后端设计前的数据准备、布局规划、电源设计、单元放置及优化、时钟树综合、布线等几个阶段进行了重点介绍。同时考虑到深亚微米工艺下的互联线效应,介绍了如何预防串扰问题,以及在整个布局布线过程中如何保证芯片的时序能够满足设计要求。

主 题 词:布局 布线 时钟树 串扰 时序分析 时序优化 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1681-1070.2012.08.008

馆 藏 号:203134525...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分