看过本文的还看了

相关文献

该作者的其他文献

文献详情 >LS-DSP路由器的低功耗设计 收藏
LS-DSP路由器的低功耗设计

LS-DSP路由器的低功耗设计

作     者:李剑川 王忠 车德亮 LI Jian-chuan;WANG Zhong;CHE De-liang

作者机构:西安微电子技术研究所 

基  金:国家863高技术计划项目(2002AA714022) 国家部委资助项目(41308010203) 

出 版 物:《国防科技大学学报》 (Journal of National University of Defense Technology)

年 卷 期:2007年第29卷第4期

页      码:52-56页

摘      要:LS-DSP是用于航天图像处理的数字信号处理器,内部的协处理器由处理元PE阵列构成。路由器则是实现PE阵列网格互连的专用部件,也是操作最频繁的部件。如何降低处理器功耗,提高算法的执行效率是一个非常重要的研究课题。针对LS-DSP路由器的电路进行门控时钟的低功耗设计改进,并以算法为例进行了控制、执行过程功耗分析和比较。实验结果表明,改进结构的路由器降低功耗76%。

主 题 词:DSP 路由器 低功耗 门控时钟 

学科分类:0808[工学-自动化类] 0809[工学-计算机类] 08[工学] 0805[工学-能源动力学] 0802[工学-机械学] 0701[理学-数学类] 081201[081201] 0702[理学-物理学类] 0812[工学-测绘类] 0801[工学-力学类] 

核心收录:

D O I:10.3969/j.issn.1001-2486.2007.04.011

馆 藏 号:203134733...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分