看过本文的还看了

相关文献

该作者的其他文献

文献详情 >HEVC帧内预测Planar和DC模式算法的并行化设计 收藏
HEVC帧内预测Planar和DC模式算法的并行化设计

HEVC帧内预测Planar和DC模式算法的并行化设计

作     者:谢晓燕 徐卫芳 刘帆 XIE Xiaoyan;XU Weifang;LIU Fan

作者机构:西安邮电大学计算机学院陕西西安710061 

基  金:国家自然科学基金项目(61272120) 陕西省自然科学基础研究计划项目(2013JC2-32) 

出 版 物:《电视技术》 (Video Engineering)

年 卷 期:2015年第39卷第5期

页      码:4-8,60页

摘      要:针对HEVC帧内预测Planar和DC模式算法的特点,提出实现这两种模式的并行化方法。该方法是通过分析推导Planar和DC模式算法之间的可并行性,以西安邮电大学自主设计的一款面向图形、图像应用的阵列处理器PAAG(Polymorphic Array Architecture for Graphics and Image Processing)平台为基础,采用最优的数据分配方式,合理地设计了多处理单元并行工作的算法程序。实验结果表明Planar预测模式和DC预测模式在多处理单元上的并行实现,相比于单核的串行运算速度分别提高了84%和81%,串/并行加速比分别达到6.34和5.44。该并行化算法减少了视频的编解码时间,其数据分配方案对于帧内预测算法在多核结构上的并行化研究也有一定的参考价值。

主 题 词:HEVC 帧内预测 并行化 数据分配 阵列处理器 

学科分类:08[工学] 0835[0835] 081202[081202] 0812[工学-测绘类] 

D O I:10.16280/j.videoe.2015.05.002

馆 藏 号:203135070...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分