看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于.25um工艺的层次式时间驱动的版图设计 收藏
基于.25um工艺的层次式时间驱动的版图设计

基于.25um工艺的层次式时间驱动的版图设计

作     者:韩晓霞 张明 吴万里 姚庆栋 

作者机构:浙江大学信息与通信工程研究所浙江杭州310027 

基  金:浙江省综合信息网技术重点实验室资助 国家自然科学基金(编号69872033) 教育部骨干教师计划资助项目 

出 版 物:《电路与系统学报》 (Journal of Circuits and Systems)

年 卷 期:2001年第6卷第4期

页      码:51-55页

摘      要:集成电路(IC)发展到了系统芯片(SOC)时代。超深亚微米系统芯片具有规模大、复杂度高、系统时钟频率快的特点,传统的设计流程由于设计规模有限和时序难以收敛等原因,已难以适用于系统芯片的设计;常用的展平式(flat)版图设计方法,会导致工具处理能力严重不足。本文提出了一个完整的系统芯片的设计流程以及基于该流程的层次式、时间驱动的版图设计方法。设计过程采用自上而下的(top-down)的约束分配和时间驱动方式以满足时延约束,实现时序收敛;布局规划采用层次式模块分割以适应芯片规模大的要求。针对8VSB芯片采用.25um工艺在商用软件平台上对上述新方法进行了验证。实验结果表明,60万门的8VSB芯片速度可达到108Mhz。

主 题 词:时间驱动 版图设计 集成电路 电路设计 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3969/j.issn.1007-0249.2001.04.012

馆 藏 号:203135524...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分