看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于多因子CSE算法的AESS-盒电路优化设计 收藏
基于多因子CSE算法的AESS-盒电路优化设计

基于多因子CSE算法的AESS-盒电路优化设计

作     者:曾纯 吴宁 张肖强 周芳 叶云飞 ZENG Chun;WU Ning;ZHANG Xiao-qiang;ZHOU Fang;YE Yun-fei

作者机构:南京航空航天大学电子信息工程学院江苏南京210016 

基  金:国家自然科学基金资助项目(No.61376025 No.61106018) 江苏省产学研前瞻性联合研究项目(No.BY2013003-11) 

出 版 物:《电子学报》 (Acta Electronica Sinica)

年 卷 期:2014年第42卷第6期

页      码:1238-1243页

摘      要:针对高级加密标准(AES)S-盒优化,提出了一种新的多因子公共项消除(CSE)优化算法.多因子CSE算法通过对组合逻辑表达式中所含因子最多的公共项优先消除,以简化逻辑表达式,从而有效地减少S-盒电路结构中的GF(2^4)域乘法逆电路和映射矩阵电路的面积和时延.结果表明,多因子CSE算法具有计算速度快,优化效率高的特点.优化后的S-盒组合逻辑电路采用0.18μm CMOS工艺,设计出的S-盒面积-延时积比目前最小面积和最短延时的S-盒组合逻辑电路分别减少了10.32%和19.64%.

主 题 词:S-盒 多因子CSE算法 advanced encryption standard (AES) 

学科分类:11[军事学] 1105[1105] 0808[工学-自动化类] 0809[工学-计算机类] 0839[0839] 08[工学] 110505[110505] 110503[110503] 

核心收录:

D O I:10.3969/j.issn.0372-2112.2014.06.032

馆 藏 号:203135566...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分