看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高压隔离开关智能组件硬件系统的抗电磁干扰策略 收藏
高压隔离开关智能组件硬件系统的抗电磁干扰策略

高压隔离开关智能组件硬件系统的抗电磁干扰策略

作     者:李少东 黄国兵 张敏 LI Shao-dong;HUANG Guo-bing;ZHANG Min

作者机构:西安工程大学机电工程学院陕西西安710048 

基  金:西安工程大学研究生创新基金(chx2013035) 

出 版 物:《电子设计工程》 (Electronic Design Engineering)

年 卷 期:2015年第23卷第7期

页      码:118-121,125页

摘      要:高压隔离开关智能组件是变电站智能一次设备的关键部件,但嵌入在一次设备中运行的智能组件电磁环境恶劣,可能导致隔离开关智能组件的误操作。为了提高智能组件的抗干扰能力,本文提出了改进硬件平台系统抗电磁干扰的设计理念。对智能组件系统所处的电磁干扰环境,电磁干扰源、抗电磁干扰机理做了详细分析,研究了设计电磁兼容性问题,总结出了智能组件系统硬件设计中应采取的抑制电磁干扰措施。通过对设计的硬件系统进行现场测试,试验效果验证了硬件系统抗干扰策略的可行性和有效性。

主 题 词:高压隔离开关 智能组件 ARM 电磁干扰 抗电磁干扰策略 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.14022/j.cnki.dzsjgc.2015.07.042

馆 藏 号:203135769...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分