看过本文的还看了

相关文献

该作者的其他文献

文献详情 >Nios SoC系统中的BCH编解码IP核的设计 收藏
Nios SoC系统中的BCH编解码IP核的设计

Nios SoC系统中的BCH编解码IP核的设计

作     者:苏勇 张剑峰 尹廷辉 SU Yong;ZHANG Jianfeng;YIN Tinghui

作者机构:解放军理工大学通信工程学院江苏省南京市210007 

出 版 物:《电子工程师》 (Electronic Engineer)

年 卷 期:2007年第33卷第5期

页      码:18-20页

摘      要:在编码理论中,BCH码是一种得到深入研究的循环纠错码。SoC(片上系统)设计是电子设计的发展方向。BCH码的SoC实现方法和传统的多片实现方法相比,在工程上具有便捷、小型化及高速等特点。文中分析了使用SoC设计方法完成BCH编解码的设计思路;给出了BCH编码、Berleka-mp译码以及CPU接口的实现细节;同时给出了重要模块的仿真结果。

主 题 词:BCH SoC Berlekamp译码 伴随式 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.3969/j.issn.1674-4888.2007.05.006

馆 藏 号:203137805...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分