看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种2.5V 0.25μm高速CMOS锁相环设计 收藏
一种2.5V 0.25μm高速CMOS锁相环设计

一种2.5V 0.25μm高速CMOS锁相环设计

作     者:胡仕刚 熊元新 徐征 HU Shigang;XIONG Yuanxin;XU Zheng

作者机构:武汉大学电气工程学院湖北武汉430072 

基  金:国家自然科学基金资助(编号:50577046) 

出 版 物:《武汉大学学报(工学版)》 (Engineering Journal of Wuhan University)

年 卷 期:2006年第39卷第5期

页      码:102-104,109页

摘      要:描述了基于CSA(Current Steer Amplifier)架构的压控振荡(VCO)的锁相环设计和仿真.电路设计基于0.25μm CMOS工艺.SPICE仿真结果显示,锁相环在2.5 V外加电源电压时,工耗为12.5 mW,锁相环锁定时间大约400 ns.

主 题 词:锁相环 压控振荡器 CMOS 

学科分类:11[军事学] 0810[工学-土木类] 1105[1105] 08[工学] 081002[081002] 110503[110503] 

D O I:10.3969/j.issn.1671-8844.2006.05.023

馆 藏 号:203140316...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分