看过本文的还看了

相关文献

该作者的其他文献

文献详情 >硬件流水处理器设计 收藏
硬件流水处理器设计

硬件流水处理器设计

作     者:刘文波 潘雪增 LIU Wen-bo;PAN Xue-zeng

作者机构:浙江大学计算机科学与技术学院杭州310027 

基  金:国家"863"计划基金资助项目(2008AA01A323) 

出 版 物:《计算机工程》 (Computer Engineering)

年 卷 期:2011年第37卷第8期

页      码:278-280页

摘      要:利用核内空闲资源加速单线程程序执行的方法,将可并行的代码安排在核内空闲单元上执行,实现代码块在核内的流水操作,从而设计一种具有循环加速能力的硬件流水处理器,可通过改变取值结构和寄存器分配逻辑获得编译器的支持。结果表明,应用该处理器后的spec2000测试程序执行性能提升了40%。

主 题 词:硬件流水结构 循环加速 并行执行 ISA扩展 

学科分类:12[管理学] 1201[管理学-管理科学与工程类] 08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1000-3428.2011.08.096

馆 藏 号:203142560...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分