看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于LVDS的DC平衡技术的高可靠性传输系统设计 收藏
基于LVDS的DC平衡技术的高可靠性传输系统设计

基于LVDS的DC平衡技术的高可靠性传输系统设计

作     者:邓惠祯 吴柯锐 张晓雪 赵志雄 Deng Huizhen;Wu Kerui;Zhang Xiaoxue;Zhao Zhixiong

作者机构:中北大学省部共建动态测试技术国家重点实验室太原030051 中国人民解放军93160部队北京100076 

基  金:山西省高校科技创新计划(2022L530) 山西省基础研究计划青年项目基金(202303021222097)资助 

出 版 物:《国外电子测量技术》 (Foreign Electronic Measurement Technology)

年 卷 期:2024年第43卷第8期

页      码:103-109页

摘      要:随着数据传输对速度、距离和可靠性要求的提高,同时考虑到工作人员在测试环境中的安全问题,提出一个基于低压差分信号(LVDS)的DC平衡技术的设计方案。该方案采用LVDS串化器SN65LV1023A和解串器SN65LV1224B作为发送和接收芯片,由于LVDS在长距离传输方面存在限制,因此在硬件设计中采用驱动器LMH0002TMA和均衡器LMH0024MA来增加信号的驱动能力和补偿信号的衰减;在外围电路中加入隔离器ADN4651和RCLamp3324P芯片,分别起到提供信号隔离和保护和为高速数据接口提供ESD保护的作用。同时软件设计中,在核心控制器FPGA内部加入8B/10B编码技术,以保证数据传输中的DC平衡,即数据流中连续出现的“1”/“0”达到一个平衡均匀的状态,降低误码率且提高数据的可靠性。经大量实验测试验证,此设计可在90 m双绞线上以300 Mbit/s速率零误码传输。

主 题 词:LVDS DC平衡技术 高可靠性 8B/10B编码技术 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.19652/j.cnki.femt.2406181

馆 藏 号:203143660...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分