看过本文的还看了

相关文献

该作者的其他文献

文献详情 >频率2GHz的16核处理器二级缓存设计 收藏
频率2GHz的16核处理器二级缓存设计

频率2GHz的16核处理器二级缓存设计

作     者:李永进 邓让钰 晏小波 衣晓飞 周宏伟 张英 

作者机构:国防科学技术大学计算机学院长沙410073 

基  金:核高基重大专项(2009ZX01028-002-002) 国家自然科学基金项目(61170045)资助 

出 版 物:《上海交通大学学报》 (Journal of Shanghai Jiaotong University)

年 卷 期:2013年第47卷第1期

页      码:108-112,117页

摘      要:提出了针对多核处理器的2级缓存L2Cache设计方案,以高效地处理访存请求.采用优化的目录协议维护与1级缓存L1Cache的数据一致性,并结合片上目录来维护L2Cache之间及其与3级缓存L3Cache之间的一致性;在L2Cache设计中,提出了基于MESIA-F的Cache一致性协议,实现了最早返回取数数据的短流水线设计;采用相关链和远程链机制解决了监听应答导致的死锁问题;通过基于流水线的睡眠与唤醒技术降低了漏流功耗;通过细粒度门控时钟降低了其动态功耗.后端设计结果表明,经过优化设计的L2Cache达到了频率2GHz的设计目标,并已成功应用于某16核处理器芯片.

主 题 词:多核处理器 2级缓存 MESIA-F协议 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.16183/j.cnki.jsjtu.2013.01.021

馆 藏 号:203145725...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分