看过本文的还看了

相关文献

该作者的其他文献

文献详情 >1·244GHz 0·25μm CMOS低功耗锁相环 收藏
1·244GHz 0·25μm CMOS低功耗锁相环

1·244GHz 0·25μm CMOS低功耗锁相环

作     者:刘永旺 王志功 李伟 Liu Yongwang;Wang Zhigong;Li Wei

作者机构:东南大学射频与光电集成电路研究所南京210096 

出 版 物:《Journal of Semiconductors》 (半导体学报(英文版))

年 卷 期:2006年第27卷第12期

页      码:2190-2195页

摘      要:采用TSMC公司的标准0·25μmCMOS工艺,设计并实现了一个全集成的1·244GHz低功耗锁相环,提出了一种锁相环相位噪声的行为级模拟方法.锁相环的核心功耗仅为12mW,输出时钟信号均方抖动为6·1ps,单边带相位噪声在10kHz频偏处为-106dBc/Hz.

主 题 词:锁相环 鉴频鉴相器 电荷泵 压控振荡器 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 080501[080501] 0805[工学-能源动力学] 080502[080502] 

核心收录:

D O I:10.3969/j.issn.1674-4926.2006.12.024

馆 藏 号:203147781...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分