看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种用于FPGA配置的抗干扰维持电路 收藏
一种用于FPGA配置的抗干扰维持电路

一种用于FPGA配置的抗干扰维持电路

作     者:张惠国 王晓玲 唐玉兰 于宗光 王国章 ZHANG Hui-guo;WANG Xiao-ling;TANG Yu-lan;YU Zong-guang;WANG Guo-zhang

作者机构:江南大学信息工程学院江苏无锡214000 常熟理工学院物理与电子工程学院江苏常熟215500 中国电子科技集团公司第58研究所江苏无锡214000 

基  金:江苏省自然科学基金(No.BK2007026) 广东省产学研合作引导项目(No.2009B090300416) 

出 版 物:《电子学报》 (Acta Electronica Sinica)

年 卷 期:2011年第39卷第5期

页      码:1169-1173页

摘      要:设计并实现了一种用于FPGA配置的抗干扰维持电路,针对基于SRAM的FPGA配置单元易受噪声影响丢失信息的问题,提出了电压不稳定、低压状态下配置信息的抗干扰维持方案.在设计高面积效率配置单元、分析噪声容限的基础上,得出配置单元静态噪声容限随电源电压单调递增的关系,并进一步设计了基准、电荷泵以及电压比较控制电路构成的可切换电源反馈控制电路,实现了配置单元的稳定供电.仿真及测试结果表明,正常工作电压为2.5V的FPGA芯片能在1.8V低电压下维持配置信息,提高了FPGA芯片的抗干扰性能.

主 题 词:可编程门阵列 静态存储器 低压维持 抗干扰 噪声容限 

学科分类:080903[080903] 0808[工学-自动化类] 0809[工学-计算机类] 08[工学] 

核心收录:

馆 藏 号:203147814...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分