看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于AVR单片机和CPLD的姿态测试系统设计 收藏
基于AVR单片机和CPLD的姿态测试系统设计

基于AVR单片机和CPLD的姿态测试系统设计

作     者:李慧 翟荣斌 范锦彪 原晓洁 

作者机构:中北大学电子测试技术国家重点实验室山西太原030051 

出 版 物:《电子测试》 (Electronic Test)

年 卷 期:2011年第22卷第10期

页      码:39-41页

摘      要:本系统采用CPLD和AVR单片机作为逻辑控制核心,设计了姿态存储测试系统,以实现姿态信息的采集、编帧和存储。详细介绍了姿态测试系统的工作原理和硬件设计。利用AVR单片机,控制数据的写、读、擦除操作,利用CPLD的逻辑控制功能完善了存储测试系统的各个工作状态,提高了存储测试系统工作的可靠性。验证了该系统可以完成对模拟信号的高速采样和存储。结合CPLD、AVR单片机和Flash存储器的优点,实现了8通道数据的高速采集,其存储容量大、噪声小、功耗低。

主 题 词:姿态测试 CPLD AVR单片机 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1000-8519.2011.10.008

馆 藏 号:203149340...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分