看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于DSP Builder的插值滤波器的设计及FPGA实现 收藏
基于DSP Builder的插值滤波器的设计及FPGA实现

基于DSP Builder的插值滤波器的设计及FPGA实现

作     者:杨守良 杨保亮 Yang Shouliang;Yang Baoliang

作者机构:重庆文理学院电子电气工程学院重庆402160 

基  金:校级科研项目(Z2011DZ14) 

出 版 物:《微型机与应用》 (Microcomputer & Its Applications)

年 卷 期:2013年第32卷第1期

页      码:54-56页

摘      要:在数字接收机中,通常需要对采样的数据进行一定倍数的插值。采用Altera公司的DSP Builder设计工具,在MATLAB/Simulink中建立相应的算法模型并仿真。通过引入回路硬件模块,将硬件平台接入由Simulink构建的仿真测试回路中进行软硬件协同仿真,最后可以直接生成FPGA的下载文件。该方法简化了设计流程,降低了开发成本和周期,具有广阔的应用前景。

主 题 词:DSP Builder 插值滤波器 FPGA 回路硬件仿真 

学科分类:0711[理学-心理学类] 07[理学] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 

D O I:10.3969/j.issn.1674-7720.2013.01.018

馆 藏 号:203150332...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分